АПС Л5. Последовательностная логика. Память

Эта же лекция является 4-ой для групп ИБ, РТ, ИКТ и КТ. Последовательно разработали защелки, триггеры, регистры, регистровый файл, после чего на основе перечисленного и АЛУ собрали простейшее программируемое устройство. Основные моменты лекции: 3:56 - бистабильная ячейка 5:56 - устройство RS-триггера 10:50 - устройство D-защелки 14:32 - устройство D-триггера 16:46 - D-триггер с сигналом разрешения 21:30 - виды цифровых сигналов 23:13 - D-триггер с синхронным сбросом 25:43 - регистры 27:56 - адресуемые регистры 31:07 - трехпортовый регистровый файл 36:57 - другой вариант реализации памяти 41:24 - последовательностные схемы 44:05 - немного о конечных автоматах 49:07 - счетчик и последовательное считывание программы из памяти 53:30 - сдвиговый регистр 55:16 - временные характеристики триггеров 1:05:46 - пример простейшего программируемого устройства 1:14:16 - принцип работы программируемого устройства 1:16:26 - виды инструкций, выполняемых устройств
Back to Top